-
-
1求个FPGA大佬帮忙看看代码,课设老是报错啊,再做不出来,孩子就寄了😭
-
1在状态切换与输出部分出现报错:ERROR:Xst:899 - "lock.v" line 172: The logic for <wrong_count> does not match a known FF or Latch template. The description style you are using to describe a register or latch is not supported in the current software release. 具体代码来源是这个网址 https://www.cnblogs.com/vv123/p/17436195.html#5333441 再修改了一些小错误后报错这个,我自己不会改正,恳请大佬们指点迷津。具体平台是ISE,使用verilog语言。
-
3
-
1
-
0module lorenz_system( input clk, // 时钟信号 input rst, // 重置信号 output reg [lbk]15:0[rbk] x, // x 变量的输出 output reg [lbk]15:0[rbk] y, // y 变量的输出 output reg [lbk]15:0[rbk] z // z 变量的输出); // 参数设定:这些值代表Lorenz方程中的 sigma, rho, beta parameter SIGMA = 16'd10; parameter RHO = 16'd28; parameter BETA = 16'd3; // 内部变量 reg [lbk]15:0[rbk] x_reg, y_reg, z_reg; reg [lbk]31:0[rbk] dx, dy, dz; // 存储计算结果,防止溢出 // 时间步长 parameter DELTA_T = 16'd1; // 方程离散化:dx/dt ≈ (y - x) // dy/dt ≈ x * (rho -
-
18程序如下: module spimaster(clk,rst,wr,datain,spics,spiclk,spido); input clk; input rst; input wr; input [7:0] datain; output spics; output spiclk; output spido; reg spics; reg spiclk; reg spido; reg[7:0] cnt,dstate,dsend; reg[1:0] spistate; parameter idle=2'b00; parameter send_data=2'b01; always@(posedge clk) begin if(!rst) begin spistate<=idle; cnt<=8'd0; spics<=1'b1; spiclk<=1'b1; spido<=1'b1; dstate<=8'd0; end else begin case(spistate) 2'b00: begin spics<=1'b1; spiclk<=1'b1; spido<=1'b1; if(cnt==8'd40) begin c
-
1帮忙写一个程序是大二课设价格好商量
-
1主要是虚拟仿真大作业,用quartus写,可以是贪吃蛇,也可以是图片处理器,也可以是用lcd显示数字钟。急急急
-
15
-
6谁会自动售货机和交通灯
-
0
-
7
-
2
-
1目前只有一个问题,寄存器的数值仿真不出来,会显示高阻态
-
3
-
4本人电子本科大学生。想自学verilog有师傅能否给个建议。因为我最近才了解到这个硬件语言,感觉学习这个非常有必要。大学前面走的感觉偏离了电子专业。学了好多计算机知识,网络安全,c语言 php python。
-
1我看了看chisel文档,实在想不出chisel是怎么简化设计过程的。有没有用过chisel的说一下,最好具体一点,仅仅说面向对象什么的我不太能理解。
-
1找 verilog 答疑老师,需要英文水平好的 985/211院校大三及以上学历皆可 感兴趣的思我!
-
1
-
2以一位二进制全加器为基本元件,用原理图输入方式画出4位二进制全加器的顶层文件,对设计模块进行仿真,给出仿真结果图。
-
18U们,为啥这行代码会报这个错,检查了一下位宽什么的都没问题,而且貌似只在高云平台会报这个错,放在Quatus里编译器里面跑没问题
-
4想请问一下,两个fpga之间能不能使用8线spi传输数据?我看8线spi好像更多的是用来做内存扩展。
-
4
-
3
-
4
-
0请问有大佬做过相关的吗,有偿!!
-
1if条件判断语句无法影响到标题所说的的吗?
-
4为了做计算机数字逻辑课程设计,在网上买了一份简易数字钟的代码,管教是自己摸索着绑的,但下载到板子里显示不出来一个完整的数字。求大佬帮忙看看改改。
-
2很需要,有偿
-
1有没有大佬会16位原码乘法器的,老师说不难但是我们都没学过😭大概是移位寄存器加超前加法器的模块,可有偿😭
-
2
-
1
-
3
-
3
-
2求求大佬帮帮孩子吧
-
0
-
0打地鼠游戏求指导🥺
-
1
-
3
-
1
-
1module bell_controller( input ClkIn, // 输入时钟 input Resetb, // 复位按钮 input [2:0] tone_number, // 输入的音符序号 output reg Bell // 蜂鸣器输出 ); wire ClkBell; reg [15:0] PreDiv; reg [12:0] Delay; // 实例化频率分频器 gen_divd Gen_ClkBell(.reset(Resetb), .clkin(ClkIn), .clkout(ClkBell)); always @ (negedge Resetb or posedge ClkBell) if(!Resetb) begin Bell <= 1'b0; Delay <= 13'd0; PreDiv <= 16'h0000; end else begin Delay <= Delay + 1'd1; if(Delay >= PreDiv) begin Bell <= ~Bell; Delay <= 13'd0; case(tone_number) 3'b001:P
-
0
-
1
-
2
-
1求可以辅导写Verilog顶层文件的大佬,有偿
-
1
-
2
-
0
-
1